×

هشدار

JUser: :_بارگذاری :نمی توان کاربر را با این شناسه بارگذاری کرد: 343

نویسندگان: 1محمد علی زین الدینی، 2 محمد جعفر تقی زاده، 3 فاطمه شیخعلیشاهی

عنوان مقاله: بهینه سازی شمارنده تقسیم بر3/2 در تکنولوژی 65نانومترCMOS

چکیده: در این مقاله انواع حالت های یک شمارنده تقسیم بر-3/2(پری اسکالر 3/2)مورد بررسی قرار گرفته است و پری اسکالر 3/2 با منطق ترانزیستور عبوری برای توان مصرفی کم و فرکانس کاری زیاد بهینه سازی شده است. در این نوع طراحی با استفاده از طرح OR سیمی فقط یک ترانزیستور برای کنترل حالت فرکانس مورد نیاز است. با کاهش مسیر مهم بین فلیپ فلاپ ها فرکانس کاری پری اسکالر 3/2 با منطق ترانزیستور عبوری بهبود یافته و در مساحت اشغالی صرفه جویی شده است. با انتخاب مناسب پهنای ترانزیستور های فلیپ فلاپ E-TSPC و کاهش ولتاژ تغذیه، توان مصرفی پری اسکالر 3/2 در فرکانس های مختلف بهینه سازی شده است. پری اسکالر 3/2 بهینه شده برای کار در ولتاژ تغذیه پایین به دلیل استفاده از فلیپ فلاپ های E-TSPC مناسب است. پری اسکالر3/2 بهینه شده تا فرکانس 700 گیگاهرتز با ولتاژ تغذیه 1 ولت به ورودی مربعی مورد شبیه سازی قرار گرفته است و توان مصرفی آن 34.38 میکرو وات می باشد که نسبت به مقادیر گزارش شده قبلی کمتر است.
واژه های کلیدی: پری اسکالر، توان مصرفی، فرکانس کاری، فلیپ فلاپ E-TSPC
all right reserved,aliabadiau.ac.ir
تمامی حقوق این سایت برای دانشگاه آزاد اسلامی واحد علی آباد کتول محفوظ می باشد.